全球电子智能硬件智造平台 - 无论多急,都能如期

板子尺寸:

×

数量:

板子层数:

pcb layout入门必知

  这篇资料为pcb layout初学者整理了相关的技术点及设计经验、技巧等知识,方便初学者快速上手。希望众多初学者能够有所体会,好了,废话不多少,直接进入主题。

  一、什么是pcb layout

  PCB是印刷电路板(即Printed Circuit Board)的简称。印刷电路板是组装电子零件用的基板,是在通用基材上按预定设计形成点间连接及印制元件的印制板。随着科学技术的发展,各类产品的电子信息化处理需求逐步增强,新兴电子产品不断涌现,使PCB产品的用途和市场不断扩展。新兴的3G手机、汽车电子、LCD、IPTV、数字电视、计算机的更新换代还将带来比现在传统市场更大的PCB市场。

  LAYOUT是布局规划的意思。

  综合说来PCB LAYOUT就是印刷电路板布局布线的中文意思。

  二、Pcb layout基础之常用电子元器件英文

  特别是在用PADS9.3或者allegro16.3画原理图时,了解常用电子元器件英文是不可少的一个环节。一般来说,我们可以用一个零件的前三个英文字母来代替一个零件,pcb设计培训中例如:电阻用RES,电容用CAP,电感用IND,……等等。下面列举了一些相信能帮助你。

  电压 voltage

  电流 current

  欧姆 Ohm

  伏特 Volt

  安培 Ampere

  瓦特 Watt

  电路 circuit

  电路元件 circuit element,

  电阻 resistance

  电阻器 resistor

  电感 inductance

  电感器 inductor

  电容 capacitance

  电容器 capacitor

  欧姆定律 Ohm’s law

  基尔霍夫定律 Kirchhoff’s law

  基尔霍夫电压定律 Kirchhoff’s voltage law(KVL)

  基尔霍夫电流定律 Kirchhoff’s current law(KCL)

  回路 loop

  网络 network

  无源二端网络 passive two-terminal network

  有源二端网络 active two-terminal network

  三、pcb layout中必须要考虑的问题

  pcb设计画电路边框,边框线与元件引脚焊盘最短距离不能小于2MM,(一般取5MM较合理)否则下料困难.同一电路板中,电源线.地线比信号线粗.

  元件布局原则

  一般原则:在PCB设计中,如果电路系统同时存在数字电路和模拟电路.pcblayout培训以及大电流电路,则必须分开布局,使各系统之间藕合达到最小在同一类型电路中,按信号流向及功能,分块,分区放置元件.

  输入信号处理单元,输出信号驱动元件应靠近pcb设计培训电路板边,使输入输出信号线尽可能短,以减小输入输出的干扰.

  元件放置方向: 元件只能沿水平和垂直两个方向排列.否则不得于插件. 当元件间电位差较大时,元件间距应足够大,防止出现放电现象.

  元件间距.对于中等密度板,小元件,如小功率电阻,电容,二极管,等分立元件彼此的间距与插件,焊接工艺有关,波峰焊接时,元件间距可以取50-100MIL(1.27–2.54MM)手工可以大些,如取100MIL,集成电路芯片,元件间距一般为100–150MIL在而已进IC去藕电容要靠近芯片的电源秋地线引脚.不然滤波效果会变差.在数字电路中,为保证数字电路系统可靠工作,

  在每一数字集成电路芯片的电源和地之间均放置IC去藕电容.去藕电容一般采用瓷片电容,容量为0.01~0.1UF去藕电容容量的选择一般按系统工作频率F的倒数选择.此外,在电路电源的入口处的电源线和地线之间也需加接一个10UF的电容,以及一个0.01UF的瓷片电容.

  时钟电路元件尽量靠近单片机芯片的时钟信号引脚,以减小时钟电路的连线长度.且下面最好不要走线.刚印刷导线电阻大,线上的电压降也就大,影响电路的性能, 线宽太宽,则布线密度不高,板面积增加,除了增加成本外,也不利于小型化.

  如果电流负荷以20A/平方毫米计算,当覆铜箔厚度为0.5MM时,(一般为这么多,)则1MM(约40MIL)线宽的电流负荷为1A,因此,线宽取1–2.54MM(40–100MIL)能满足一般的应用要求,大功率设备板上的地线和电源,根据功率大小,可适当增加线宽,而在小功率的数字电路上,为了提高布线密度,最小线宽取0.254–1.27MM(10–15MIL)就能满足.

  四、pcb layout工程师应该熟悉的几种模块

  下面是在pcb设计中经常会碰到的几个模块,作为一个pcb layout工程师应该对这些熟悉。

  I-mode 和 CHTML

  i-mode是日本电信(NTT)的子公司DoCoMo在日本市场推出的无线通讯服务。是目前世界上使用人数最多(都在日本)的无线互联网服务。I-mode 和 WAP

  的主要区别在于:I-mode 的内容是用CHTML写成的,因此现行的大部分网络内容只要稍做修改可以使用;而WAP使用的是WML,pcb

  layout培训现有的网络内容必须转化为WML才能被WAP所使用。

  CHTML(Compact HTML)HTML的一种变体。与HTML大部分兼容。

  -----------

  蓝牙(BlueTooth)

  蓝牙是一种支持设备短距离通信(一般是10m之内)的无线电技术。

  Pcb layout设计培训能在包括移动电话、PDA、无线耳机、笔记本电脑、相关外设等众多设备之间进行无线信息交换。它的标准是IEEE802.15。工作在 2.4HGz频带。带宽为1Mb/s

  (注:蓝牙这名字很有意思,来自公元10世纪统一丹麦和瑞典的斯堪的纳维亚国王的名字。)

  -----------

  Wireless LAN

  无线局域网,是由局域网发展而来,标准是IEEE802.11、IEEE802.11b 和IEEE802.11a。其中802.11b工作在2.4GHz频带,带宽可达11Mbps。而802.11a定义在5GHz频带,带宽有望达到54Mb/s 。但相应地,Wireless

  HomeRF

  HomeRF主要为家庭网络设计的无线射频技术,是IEEE802.11与DECT的结合,旨在降低成本。HomeRF也采用了扩频技术,工作在2.4GHz频带,目前HomeRF的带宽为1~2Mb/s,未来会增到10Mb/s。

  -----------

  SyncML

  SyncML是一种行业通用的移动数据同步化协议。利用SyncML可使移动设备上的数据与远程数据保持同步状态。由Ericsson、 IBM、 Lotus、

  Matsushita、Motorola、 Nokia、 Palm、 Psion和Starfish Software等公司组成的协会所开发。

  五、pcb layout基础之电源、地线的处理

  对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因,pcblayout既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。 现只对降低式抑制噪音作以表述:

  A、用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。pcb设计培训或是做成多层板,电源,地线各占用一层。

  B、众所周知的是在电源、地线之间加上去耦电容。

  C、尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,pcb设计通常信号线宽为:0.2~0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5mm

  对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用)。

  六、pcb layout必须要了解EMI的三要素

  要减少或者避免EMI的一些危害,我们必须要了解他。EMC电磁兼容是pcb layout必须的一课。不知道如何减少EMI,那么这样做pcb layout是没有很大价值的

  电磁干扰三要素:

  骚扰源

  耦合途径

  敏感设备

  为了实现电磁兼容,必须从上面三个基本要素出发,运用技术和组织两方面措施。

  所谓技术措施,就是从分析电磁骚扰源、耦合途径和敏感设备着手,采取有效的 技术手段,抑制骚扰源、消除或减弱骚扰的耦合、降低敏感设备对骚扰的响应或增加电磁敏感性电平;

  为了对人为骚扰进行限制,并验证所采用的技术措施的有效性,还必须采取组织措施,制定和遵循一套完整的标准和规范,进行合理的频谱分配,控制与管理频谱的使用,依据频率、工作时间、天线方向性等规定工作方式,分析电磁环境并选择布置地域,进行电磁兼容性管理等。

  电磁骚扰源:任何形式的自然或电能装置所发射的电磁能量,能使共享同一环境的人或其它生物受到伤害,或使其它设备、分系统或系统发生电磁危害,导致性能降低或失效,即称为电磁骚扰源。

  耦合途径:即传输电磁骚扰的通路或媒介。

  敏感设备(Victim): 是指当受到电磁骚扰源所发射的电磁量的作用时,会受到伤害的人或其它生物,以及会发生电磁危害,导致性能降低或失效的器件、设备、分系统或系统。许多器件、设备、分系统或系统可以既是电磁骚扰源又是敏感设备。

  七、pcb layout初学者如何理解差分信号

  什么是差分信号? 通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。而承载差分信号的那一对线就称为差分线。差分线阻抗怎么算?各种差分信号的阻抗都不一样的,比如USB的D+ D-,差分线阻抗是90ohm,1394的差分线是110ohm,最好先看看规格书或者相关资料。现在已经有很多计算阻抗工具,比如polar的si9000,影响差分阻抗的因素有线宽、差分线间距、介质介电常数、介质的厚度(差分线到参考面之间的介质厚度),一般是调整差分线间距和线宽来控制差分阻抗的。做板的时候也要跟厂家说明哪些线要控制阻抗。一个差分信号是用一个数值来表示两个物理量之间的差异。从严格意义上来讲,所有电压信号都是差分的,因为一个电压只能是相对于另一个电压而言的。在某些系统里,系统'地'被用作电压基准点。当'地'当作电压测量基准时,这种信号规划被称之为单端的。我们使用该术语是因为信号是用单个导体上的电压来表示的。

  对于 PCB LAYOUT工程师来说,最关注的还是如何确保在实际走线中能完全发挥差分走线的这些优势。也许只要是接触过 Layout 的人都会了解差分走线的一般要求,pcb设计那就是“等长、等距”。等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距则主要是为了保证两者差分阻抗一致,减少反射。“尽量靠近原则”有时候也是差分走线的要求之一。 差分走线也可以走在不同的信号层中,但一般不建议这种走法,因为不同的层产生的诸如阻抗、过孔的差别会破坏差模传输的效果,引入共模噪声。此外,如果相邻两层耦合不够紧密的话,会降低差分走线抵抗噪声的能力,但如果能保持和周围走线适当的间距,串扰就不是个问题。在一般频率(GHz 以下),EMI 也不会是很严重的问题,实验表明,相距 500Mils 的差分走线,在3 米之外的辐射能量衰减已经达到 60dB,足以满足 FCC 的电磁辐射标准,所以设计者根本不用过分担心差分线耦合不够而造成电磁不兼容问题。但所有这些规则都不是用来生搬硬套的,不少工程师似乎还不了解高速差分信号传输的本质。下面重点讨论一下 PCB 差分信号设计中几个常见的误区。